查看单个帖子
旧 2011-11-17, 21:38   #1
hidecom
初级会员
 
注册日期: 2011-11-17
年龄: 36
帖子: 1
声望力: 0
hidecom 正向着好的方向发展
默认 【求助】设计一个截止频率比较低的滤波器。

采样频率2.5mHz,截止频率大概有15Hz,1.5Hz,150Hz几种,过渡带没有明确要求,在1kHz左右有-20db以上的增益就好。不知用IIR或者FIR哪种结构比较好?因为用它来生成verilog代码烧在fpga里面,需要尽可能用少的硬件乘法和寄存器资源,用定点数,那些coefficient,input/output/filter internal这些参数分别代表是东西?初学者,求指教。。谢谢~~
hidecom 当前离线   回复时引用此帖